ਨਿਰਧਾਰਨ
T5L2 ASIC | T5L2 ASIC ਇੱਕ ਘੱਟ-ਪਾਵਰ, ਲਾਗਤ-ਪ੍ਰਭਾਵਸ਼ਾਲੀ, GUI ਅਤੇ ਐਪਲੀਕੇਸ਼ਨ ਬਹੁਤ ਜ਼ਿਆਦਾ ਏਕੀਕ੍ਰਿਤ ਸਿੰਗਲ-ਚਿੱਪ ਡੁਅਲ-ਕੋਰ ASIC ਹੈ ਜੋ DWIN ਤਕਨਾਲੋਜੀ ਦੁਆਰਾ 2019 ਵਿੱਚ ਪੈਦਾ ਹੋਏ ਛੋਟੇ ਆਕਾਰ ਦੇ LCD ਅਤੇ ਪੁੰਜ ਲਈ ਤਿਆਰ ਕੀਤੀ ਗਈ ਹੈ। |
ਰੰਗ | 16.7M ਰੰਗ | ||
LCD ਕਿਸਮ | IPS, TFT LCD | ||
ਦੇਖਣ ਦਾ ਕੋਣ | ਵਿਆਪਕ ਦੇਖਣ ਵਾਲਾ ਦੂਤ, 85°/85°/85°/85°(L/R/U/D) ਦਾ ਆਮ ਮੁੱਲ | ||
ਡਿਸਪਲੇ ਏਰੀਆ (AA) | 154.21mm (W)×85.92mm (H) | ||
ਮਤਾ | 1024*600 | ||
ਬੈਕਲਾਈਟ | ਅਗਵਾਈ | ||
ਚਮਕ | DMG10600F070_01WTC:250nit DMG10600F070_01WTCZ01:250nit DMG10600F070_01WTCZ02:50nit DMG10600F070_01WN:300nit |
ਪਾਵਰ ਵੋਲਟੇਜ | 3.6~5.5V | ||
ਓਪਰੇਸ਼ਨ ਮੌਜੂਦਾ | 600mA VCC = 5V, ਅਧਿਕਤਮ ਬੈਕਲਾਈਟ | ||
200mA VCC = 5V, ਬੈਕਲਾਈਟ ਬੰਦ |
ਕੰਮ ਕਰਨ ਦਾ ਤਾਪਮਾਨ | -10℃~60℃ | ||
ਸਟੋਰੇਜ ਦਾ ਤਾਪਮਾਨ | -20℃~70℃ | ||
ਕੰਮ ਕਰਨ ਵਾਲੀ ਨਮੀ | 10%~90% RH, 60% RH ਦਾ ਖਾਸ ਮੁੱਲ |
ਯੂਜ਼ਰ ਇੰਟਰਫੇਸ | 50Pin_0.5mm FPC | ||
ਬਾਡਰੇਟ | 3150~3225600bps | ||
ਆਉਟਪੁੱਟ ਵੋਲਟੇਜ | ਆਉਟਪੁੱਟ 1;3.0~3.3 V | ||
ਆਉਟਪੁੱਟ 0;0~0.3 V | |||
ਇੰਪੁੱਟ ਵੋਲਟੇਜ (RXD) | ਇਨਪੁਟ 1;3.3V | ||
ਇੰਪੁੱਟ 0;0~0.5V | |||
ਇੰਟਰਫੇਸ | UART2: TTL; UART4: TTL; (ਸਿਰਫ OS ਸੰਰਚਨਾ ਤੋਂ ਬਾਅਦ ਉਪਲਬਧ ਹੈ UART5: TTL; (ਸਿਰਫ OS ਸੰਰਚਨਾ ਤੋਂ ਬਾਅਦ ਉਪਲਬਧ) | ||
ਡਾਟਾ ਫਾਰਮੈਟ | UART2: N81; UART4: N81/E81/O81/N82;4 ਮੋਡ (OS ਸੰਰਚਨਾ) UART5: N81/E81/O81/N82;4 ਮੋਡ (OS ਸੰਰਚਨਾ) |
ਪਿੰਨ | ਪਰਿਭਾਸ਼ਾ | I/O | ਕਾਰਜਾਤਮਕ ਵਰਣਨ |
1 | 5V | I | ਪਾਵਰ ਸਪਲਾਈ, DC3.6-5.5V |
2 | 5V | I | |
3 | ਜੀ.ਐਨ.ਡੀ | ਜੀ.ਐਨ.ਡੀ | ਜੀ.ਐਨ.ਡੀ |
4 | ਜੀ.ਐਨ.ਡੀ | ਜੀ.ਐਨ.ਡੀ | |
5 | ਜੀ.ਐਨ.ਡੀ | ਜੀ.ਐਨ.ਡੀ | |
6 | AD7 | I | 5 ਇਨਪੁਟ ਏ.ਡੀ.ਸੀ.3.3V ਪਾਵਰ ਸਪਲਾਈ ਦੇ ਮਾਮਲੇ ਵਿੱਚ 12-ਬਿੱਟ ਰੈਜ਼ੋਲਿਊਸ਼ਨ।0-3.3V ਇੰਪੁੱਟ ਵੋਲਟੇਜ।AD6 ਨੂੰ ਛੱਡ ਕੇ, ਬਾਕੀ ਡਾਟਾ 16KHz ਨਮੂਨਾ ਦਰ ਦੇ ਨਾਲ ਅਸਲ ਸਮੇਂ ਵਿੱਚ UART3 ਰਾਹੀਂ OS ਕੋਰ ਨੂੰ ਭੇਜਿਆ ਜਾਂਦਾ ਹੈ।AD1 ਅਤੇ AD5 ਨੂੰ ਸਮਾਨਾਂਤਰ ਵਿੱਚ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈ, ਅਤੇ AD3 ਅਤੇ AD7 ਨੂੰ ਸਮਾਨਾਂਤਰ ਵਿੱਚ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈ, ਜੋ ਕਿ ਦੋ 32KHz ਸੈਂਪਲਿੰਗ AD ਦੇ ਬਰਾਬਰ ਹੈ।AD1, AD3, AD5, AD7 ਸਮਾਨਾਂਤਰ ਵਿੱਚ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈ, ਜੋ ਕਿ ਇੱਕ 64KHz ਸੈਂਪਲਿੰਗ AD ਦੇ ਬਰਾਬਰ ਹੈ;ਓਵਰਸੈਪਲਿੰਗ ਦੁਆਰਾ ਇੱਕ 64Hz 16bit AD ਮੁੱਲ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ ਡੇਟਾ ਨੂੰ 1024 ਵਾਰ ਜੋੜਿਆ ਜਾਂਦਾ ਹੈ ਅਤੇ ਫਿਰ 64 ਨਾਲ ਵੰਡਿਆ ਜਾਂਦਾ ਹੈ। |
7 | AD6 | I | |
8 | AD5 | I | |
9 | AD3 | I | |
10 | AD1 | I | |
11 | 3.3 | O | 3.3V ਆਉਟਪੁੱਟ, 150mA ਦਾ ਅਧਿਕਤਮ ਲੋਡ। |
12 | SPK | O | ਬਜ਼ਰ ਜਾਂ ਸਪੀਕਰ ਚਲਾਉਣ ਲਈ ਬਾਹਰੀ MOSFET।ਇਹ ਯਕੀਨੀ ਬਣਾਉਣ ਲਈ ਕਿ ਪਾਵਰ-ਆਨ ਘੱਟ ਪੱਧਰ 'ਤੇ ਹੈ, ਬਾਹਰੀ 10K ਰੋਧਕ ਨੂੰ ਹੇਠਾਂ ਜ਼ਮੀਨ ਵੱਲ ਖਿੱਚਿਆ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ। |
13 | SD_CD | I/O | SD/SDHC ਇੰਟਰਫੇਸ, SD_CK ਇੱਕ 22pF ਕੈਪਸੀਟਰ ਨੂੰ SD ਕਾਰਡ ਇੰਟਰਫੇਸ ਦੇ ਨੇੜੇ GND ਨਾਲ ਜੋੜਦਾ ਹੈ। |
14 | SD_CK | O | |
15 | SD_D3 | I/O | |
16 | SD_D2 | I/O | |
17 | SD_D1 | I/O | |
18 | SD_D0 | I/O | |
19 | PWM0 | O | 2 16-ਬਿੱਟ PWM ਆਉਟਪੁੱਟ।ਇਹ ਯਕੀਨੀ ਬਣਾਉਣ ਲਈ ਕਿ ਪਾਵਰ-ਆਨ ਘੱਟ ਪੱਧਰ 'ਤੇ ਹੈ, ਬਾਹਰੀ 10K ਰੋਧਕ ਨੂੰ ਹੇਠਾਂ ਜ਼ਮੀਨ ਵੱਲ ਖਿੱਚਿਆ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ। OS ਕੋਰ ਨੂੰ UART3 ਰਾਹੀਂ ਰੀਅਲ ਟਾਈਮ ਵਿੱਚ ਕੰਟਰੋਲ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ |
20 | PWM1 | O | |
21 | P3.3 | I/O | ਜੇਕਰ RX8130 ਜਾਂ SD2058 I2C RTC ਦੋਵਾਂ IOs ਨਾਲ ਜੁੜਨ ਲਈ ਵਰਤ ਰਹੇ ਹੋ, ਤਾਂ SCL ਨੂੰ P3.2 ਨਾਲ ਕਨੈਕਟ ਕੀਤਾ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ, ਅਤੇ SDA ਨੂੰ P3.3 ਨਾਲ 3.3V ਤੱਕ 10K ਰੋਧਕ ਪੁੱਲ-ਅੱਪ ਦੇ ਸਮਾਨਾਂਤਰ ਕਨੈਕਟ ਕੀਤਾ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ। |
22 | P3.2 | I/O | |
23 | P3.1/EX1 | I/O | ਇਸ ਨੂੰ ਇੱਕੋ ਸਮੇਂ ਇੱਕ ਬਾਹਰੀ ਇੰਟਰੱਪਟ 1 ਇੰਪੁੱਟ ਦੇ ਤੌਰ 'ਤੇ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈ, ਅਤੇ ਘੱਟ ਵੋਲਟੇਜ ਪੱਧਰ ਜਾਂ ਟ੍ਰੇਲਿੰਗ ਐਜ ਇੰਟਰੱਪਟ ਮੋਡ ਦੋਵਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ। |
24 | P3.0/EX0 | I/O | ਇਹ ਇੱਕੋ ਸਮੇਂ ਇੱਕ ਬਾਹਰੀ ਇੰਟਰੱਪਟ 0 ਇੰਪੁੱਟ ਦੇ ਤੌਰ 'ਤੇ ਵਰਤਿਆ ਜਾ ਸਕਦਾ ਹੈ, ਅਤੇ ਘੱਟ ਵੋਲਟੇਜ ਪੱਧਰ ਜਾਂ ਟ੍ਰੇਲਿੰਗ ਐਜ ਇੰਟਰੱਪਟ ਮੋਡ ਦੋਵਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ। |
25 | P2.7 | I/O | IO ਇੰਟਰਫੇਸ |
26 | P2.6 | I/O | IO ਇੰਟਰਫੇਸ |
27 | P2.5 | I/O | IO ਇੰਟਰਫੇਸ |
28 | P2.4 | I/O | IO ਇੰਟਰਫੇਸ |
29 | P2.3 | I/O | IO ਇੰਟਰਫੇਸ |
30 | P2.2 | I/O | IO ਇੰਟਰਫੇਸ |
31 | P2.1 | I/O | IO ਇੰਟਰਫੇਸ |
32 | P2.0 | I/O | IO ਇੰਟਰਫੇਸ |
33 | P1.7 | I/O | IO ਇੰਟਰਫੇਸ |
34 | P1.6 | I/O | IO ਇੰਟਰਫੇਸ |
35 | P1.5 | I/O | IO ਇੰਟਰਫੇਸ |
36 | P1.4 | I/O | IO ਇੰਟਰਫੇਸ |
37 | P1.3 | I/O | IO ਇੰਟਰਫੇਸ |
38 | P1.2 | I/O | IO ਇੰਟਰਫੇਸ |
39 | P1.1 | I/O | IO ਇੰਟਰਫੇਸ |
40 | P1.0 | I/O | IO ਇੰਟਰਫੇਸ |
41 | UART4_TXD | O | UART4 |
42 | UART4_RXD | I | |
43 | UART5_TXD | O | UART5 |
44 | UART5_RXD | I | |
45 | P0.0 | I/O | IO ਇੰਟਰਫੇਸ |
46 | P0.1 | I/O | IO ਇੰਟਰਫੇਸ |
47 | CAN_TX | O | CAN ਇੰਟਰਫੇਸ |
48 | CAN_RX | I | |
49 | UART2_TXD | O | UART2(OS ਕੋਰ ਦਾ UART2 ਸੀਰੀਅਲ ਪੋਰਟ) |
50 | UART2_RXD | I |